Bachelor Thesis Restricted Access
Becker, Alexander
<?xml version='1.0' encoding='UTF-8'?> <record xmlns="http://www.loc.gov/MARC21/slim"> <leader>00000nam##2200000uu#4500</leader> <datafield tag="100" ind1=" " ind2=" "> <subfield code="a">Becker, Alexander</subfield> <subfield code="u">KIT/ETP</subfield> </datafield> <datafield tag="653" ind1=" " ind2=" "> <subfield code="a">FPGA</subfield> </datafield> <datafield tag="653" ind1=" " ind2=" "> <subfield code="a">Datenerfassung</subfield> </datafield> <datafield tag="653" ind1=" " ind2=" "> <subfield code="a">Fortgeschrittenenpraktikum</subfield> </datafield> <datafield tag="260" ind1=" " ind2=" "> <subfield code="c">2019-09-01</subfield> </datafield> <datafield tag="245" ind1=" " ind2=" "> <subfield code="a">Digitale Datenerfassung und Verarbeitung mit FPGA für das Fortgeschrittenpraktikum</subfield> </datafield> <datafield tag="542" ind1=" " ind2=" "> <subfield code="l">restricted</subfield> </datafield> <datafield tag="909" ind1="C" ind2="O"> <subfield code="o">oai:publish.etp.kit.edu:21740</subfield> <subfield code="p">user-etp</subfield> <subfield code="p">user-education</subfield> </datafield> <datafield tag="041" ind1=" " ind2=" "> <subfield code="a">deu</subfield> </datafield> <controlfield tag="001">21740</controlfield> <datafield tag="700" ind1=" " ind2=" "> <subfield code="a">Quast, Günter</subfield> <subfield code="u">KIT/ETP</subfield> <subfield code="4">ths</subfield> </datafield> <datafield tag="700" ind1=" " ind2=" "> <subfield code="a">Wolf, Joachim</subfield> <subfield code="u">KIT/ETP</subfield> <subfield code="4">ths</subfield> </datafield> <datafield tag="980" ind1=" " ind2=" "> <subfield code="a">thesis</subfield> <subfield code="b">bachelor-thesis</subfield> </datafield> <datafield tag="980" ind1=" " ind2=" "> <subfield code="a">user-education</subfield> </datafield> <datafield tag="980" ind1=" " ind2=" "> <subfield code="a">user-etp</subfield> </datafield> <datafield tag="520" ind1=" " ind2=" "> <subfield code="a"><p>In dieser Arbeit wird eine Datenvorverarbeitung zur Messung des M&ouml;&szlig;-<br> bauereffektes konzipiert, implementiert und getestet. Die Datenvorverar-<br> beitung ist Teil eines Versuchs des Fortgeschrittenenpraktikums, welches<br> im ersten Semester des Masterstudiums absolviert werden soll. Die Daten-<br> vorverarbeitung wird mithilfe eines FPGAs als synchrones Design imple-<br> mentiert. Der FPGA ist das Herzst&uuml;ck des frei verk&auml;uflichen Kleinstcom-<br> puters RedPitaya. Die Datenvorverarbeitung erlaubt es die vom RedPita-<br> ya aufgenommenen Messdaten &uuml;ber eine Gigabit Ethernet Anbindung an<br> einen anderen Rechner zu verschicken, auf dem dann die Nachverarbeitung<br> oder Speicherung stattfinden kann, sofern er &uuml;ber gen&uuml;gend Ressourcen<br> verf&uuml;gt. Aufgrund der beim M&ouml;&szlig;bauereffekt auftretenden Datenraten ist<br> die Datenvorverarbeitung auf einem FPGA implementiert.<br> &nbsp;</p></subfield> </datafield> <controlfield tag="005">20191218151026.0</controlfield> </record>